UTK kl I
Transkrypt
UTK kl I
Urządzenia techniki komputerowej KL. I Nr programu: 312[01]/T,SP/MENIS/2004.06.14 Okres kształcenia: łącznie ok. 72 godz. lekcyjne (2 godz./tydz.) DZIAŁ Temat Czas Wojciech Borzyszkowski Sławomir Radomski 1. Zapoznanie z programem, celami i wymaganiami oraz regulaminem pracowni 2 1. Komputer PC od zewnątrz 2. Elementy zestawu komputerowego 1 3. Podzespoły wchodzące w skład jednostki centralnej 1 2 2. Układy cyfrowe 4. Idea działania układów cyfrowych. Poziomy logiczne 5. System dwójkowy i szesnastkowy 2 Zakres treści - zapoznanie uczniów z materiałem nauczania, podręcznikiem, wymaganiami nauczyciela, kryteriami oceniania, - zapoznanie z regulaminem pracowni komputerowej, przepisami BHP Skład zestawu komputerowego. Elementy wchodzące w sklad zestawuzestawu komputerowego Podzespoły wchodzące w skład jednostki centralnej (płyta główna, procesor, karty, pamięć RAM, dysk twardy, stacje dysków, Układy cyfrowe, poziomy logiczne, cechy układów cyfrowych 6. Kodowanie informacji 2 7. Bramki logiczne i operatory (działania) logiczne 8. Przykładowe parametry układów cyfrowych 9. Podział układów cyfrowych 2 System dwójkowy i szesnastkowy. Przeliczanie liczb na systemy binarne i heksalne z dziesiętnego i odwrotnie Kodowanie informacji. Rodzaje kodowania. Kodowanie informacji ciągłej Bramki logiczne i operatory (działania) logiczne 1 Parametry graniczne, parametry charakterystyczne 1 Układy kombinacyjne i sekwencyjne, Układy asynchroniczne i synchroniczne, Stopień scalenia układów cyfrowych Dodawanie binarne, Zapis liczb ze znakiem, Zapis części całkowitej i ułamkowej, Zapis stało- i zmiennoprzecinkowy, Norma IEEE Standard 754 10. Arytmetyka dwójkowa 11. Zapis części całkowitej i ułamkowej. Zapis stało- i zmiennoprzecinkowy. Norma IEEE Standard 754 12. Sprawdzian wiadomości 13. Przykładowe układy arytmetyczne 14. Układy z pamięcią 15. Dekodery i kodery priorytetu 16. Multipleksery. Bramki trójstanowe 17. Pojęcie i zasada działania magistrali 18. Sprawdzian wiadomości 19. Podstawowe definicje-dotyczące pamięci. Podział pamięci. Organizacja pamięci 20. Łączenie układów pamięci 2 2 2 1 1 Układy cyfrowe Sumator równoległy n-bitowy, Jednostka arytmetycznologiczna Przerzutniki, Rejestry, Liczniki Dekodery i kodery priorytetu Multipleksery. Bramki trójstanowe 1 Pojęcie i zasada działania magistrali 1 2 Układy z pamięcią Podstawowe definicje-dotyczące pamięci. Podział pamięci. Organizacja pamięci 2 21. Pamięci dynamiczne RAM. 2 22. Moduły pamięci 2 Zwiększanie długości słowa, Zwiększanie liczby słów w pamięci Obsługa asynchronicznych pamięci DRAM, Odmiany pamięci dynamicznych Różne moduły pamięci 1 1 1 Czas DZIAŁ Temat Zakres treści 23. Pamięci ROM 24. Sprawdzenie wiadomości 3. Podstawy architektury komputera 25. Pojęcie systemu mikroprocesorowego. Schemat blokowy mikroprocesora 26. Rejestry procesora dostępne programowo 27. Cykl rozkazowy. Lista rozkazów. Format rozkazu i tryby adresowania 28. Sposób prezentowania rozkazu. Przykładowe rozkazy 29. Magistrale i sygnały sterujące mikroprocesora 30. Układy wejścia/wyjścia 31. Operacje wejścia/wyjścia z bezpośrednim sterowaniem przez mikroprocesor 32. Operacje wejścia/wyjścia z pośrednim sterowaniem przez mikroprocesor (DMA) 33. Pamięć wirtualna 34. Architektura systemu z pamięcią cache 1 1 2 Rodzaje pamięci ROM i zastosowanie Pamięci System mikroprocesorowy a specjalizowany układ cyfrowy, Schemat blokowy mikroprocesora, Architektura z Princeton, Architektura harwardzka 2 Akumulator, Rejestr flagowy, Licznik rozkazów, Wskaźnik stosu, Rejestry robocze (uniwersalne) Cykl rozkazowy. Lista rozkazów. Format rozkazu i tryby adresowania 4. Procesory 35. Parametry wybranych procesorówIntel. Procesor 8086/88 2 36. Procesory AMD 1 2 2 Sposób prezentowania rozkazu. Przykładowe rozkazy 1 Magistrale i sygnały sterujące mikroprocesora 1 1 Układy wejs'cia/wyjs'cia Operacje wejścia/wyjścia z bezpośrednim sterowaniem przez mikroprocesor Operacje wejścia/wyjścia z pośrednim sterowaniem przez mikroprocesor (DMA) 1 1 1 37. Podstawowe własności procesora 1 P e n t i u m. Schemat blokowy procesora P e n t i u m. Magistrale zewnętrzne procesora P e n t i u m 38. Blok sterowania magistralami. 1 Część wykonawcza. Pamięć wirtualna w procesorze P e n t i u m 39. Mechanizmy wspomagania 1 pracy wielozadaniowej i ochrony Pamięć cache w procesorze Pentium 40. Restart procesora Pentium. Praca 1 potokowa. 41. Procesory RISC 1 42. Pentium Pro™. Pentium MMX Pentium II, Pentium III 1 Hierarchia pamięci, Zasada działania pamięci wirtualnej Architektura Look-through, Architektura Look-aside Elementy systemu pamięci ciche Sposoby zapewniania zgodności pamięci ciche Organizacja pamięci cache Część wykonawcza Blok sterowania magistralami Restart procesora 8086/88 Procesor Intel 80286 Schemat blokowy procesora , rodzaje procesorów Podstawowe własności procesora P e n t i u m Schemat blokowy procesora P e n t i u m Magistrale zewnętrzne procesora P e n t i u m Blok sterowania magistralami (B1U). Część wykonawcza. Pamięć wirtualna w procesorze P e n t i u m Mechanizmy wspomagania pracy wielozadaniowej i ochrony zasobów. Tryb wirtualny 8086 (V86). Pamięć cache w procesorze Pentium Restart procesora Pentium. Praca potokowa. Przewidywanie rozgałęzień Podstawowe przesłanki budowy procesorów RISC Podstawowe cechy procesorów RISC Dynamiczna realizacja instrukcji Celeron Ścieżki rozwoju Pentium II Pentium MMX 2 Czas DZIAŁ Temat Zakres treści 43. Pentium 4 i najnowsze procesory 2 Technologia Hyper-Threading Intel® Extended Memory 64 Technology (Intel® EM64T) Pentium 4 Extreme Editio Pentium D Intel® Core™ Duo Centrino Mobile Technology Procesor Itanium Przegląd procesorów firmy AMD 44. Sprawdzenie wiadomości 5. Płyty główne 45. Standard ISA 1 2 46. BIOS (Basic Input Output System) 2 47. Chipsety 48. Standardy magistrali rozszerzającej 2 1 49. Magistrala PC1-X. Magistrala PCI Express 50. Koncepcja działania urządzeń standardu Plug and Play 51. Konfigurowanie płyt głównych. Formaty płyt głównych 52. Sprawdzenie wiadomości 6. Zasilacze komputerów IBM/PC 53. Zasada działania zasilaczy komputerów IBM/PC 1 Procesory Układ przerwań Układ DMA Sterownik klawiatury Zegar czasu rzeczywistego Generatory programowalne Procedura POST BIOS Setup Podstawowe procedury obsługi wejścia/wyjścia BIOS na kartach Chipsety ISA EISA VESA Local Bus Zasada działania magistrali PCI Przerwania a magistrala PCI Wersje elektryczne kart PCI Magistrala PC1-X. Magistrala PCI Express 2 2 1 1 Zasada działania i wymagania standardu Pług and Play Standard PnP a rodzaj magistrali rozszerzającej Konfigurowanie płyt głównych. Formaty płyt głównych Płyty główne Zasada działania zasilaczy komputerów IBM/PC Złącza zasilaczy 3