r. akad. 2011/2012 1. Geneza układów ASIC i ich klasyfikacja. Zalet
Transkrypt
r. akad. 2011/2012 1. Geneza układów ASIC i ich klasyfikacja. Zalet
SPECJALIZOWANE UKŁADY SCALONE Zagadnienia do egzaminu – r. akad. 2011/2012 1. 2. 3. 4. 5. 6. 7. Geneza układów ASIC i ich klasyfikacja. Zalety, zastosowania. Klasyfikacja modułów PLD (PROM, PLA, PAL, PGA) – zasadnicze różnice. Ewolucja struktur PLD: proste – złożone (CPLD); bipolarne – unipolarne. Układ PLS 151A jako przykład PLA ze sprzężeniem zwrotnym do matrycy AND. Moduły rodziny PAL 16xxx; przykłady zastosowań. Układy GAL (Lattice). Porównanie architektur, budowy elementów składowych (MC, EL) i właściwości funkcjonalnych układów CPLD i FPGA. 8. Przegląd (porównawczo) głównych rodzin modułów CPLD i FPGA znanych firm. 9. Rodzina CoolRunner (Philips Semiconductors, Xilinx) – ogólna charakterystyka, architektura XPLA. 10. Technologia „in-system-programming” (ISP). 11. Interfejs JTAG – idea, charakterystyka standardu, budowa zespołów BST (Boundary Scan Test) - testu skanu krawędziowego. 12. Znaczenie dekompozycji funkcjonalnej w syntezie układów cyfrowych z użyciem modułów CPLD i FPGA, zastosowanie techniki mikroprogramowej. 13. Fazy projektowania struktur CPLD i FPGA. 14. Oprogramowanie wspomagające projektowanie i programowanie modułów CPLD/FPGA, przykładowe systemy: XPLA Professional (Philips Semiconductors, Xilinx), MAX + Plus II (Altera), WebPack (Xilinx), Active-HDL (Aldec). 15. Języki opisu sprzętu - HDL. Dr inż. Krzysztof Penkala