Elektronika cyfrowa i optoelektronika

Transkrypt

Elektronika cyfrowa i optoelektronika
Elektronika cyfrowa i optoelektronika - laboratorium
Państwowa Wyższa Szkoła Zawodowa w Nowym Sączu
Instytut Techniczny
Elektronika cyfrowa i optoelektronika - laboratorium
Temat:
Symbol:
Bramki
Badanie bramek logicznych TTL
Ocena
sprawozdania
Nazwisko i imię
Zaliczenie:
1.
Data wykonania
ćwiczenia:
Grupa:
1. Zagadnienia do przygotowania:
1.
2.
3.
4.
Prawa algebra Boole’a.
Funktory logiczne - NOT, OR, AND, EX-OR, NAND, NOR.
Parametry statyczne i dynamiczne bramek TTL.
Minimalizacja funkcji boolowskich za pomocą siatek Karnaugh.
2. Celem ćwiczenia:
Celem
ćwiczenia
jest
zapoznanie
z
twierdzeniami
matematycznymi
wykorzystywanymi w minimalizowaniu funkcji logicznych oraz z podstawowymi
strukturami funktorów logicznych wykorzystywanych w technice TTL. Projektowanie
układów
kombinacyjnych
realizujących
funkcje
boolowskie
n
–
zmiennych
wykorzystując bramki logiczne.
3. Program ćwiczenia:
• Minimalizacja funkcji logicznej metodą algebraiczną,
• Minimalizacja funkcji boolowskich za pomocą siatek Karnaugh.
• Budowanie układu w wykorzystując bramki logiczne,
• Parametry statyczne i dynamiczne bramek TTL.
4. Realizacja ćwiczenia:
4.1. Doprowadź do najprostszej postaci następujące wyrażenie:
…………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
4.2. Narysuj schemat oraz tablicę prawdy do zminimalizowanej funkcji logicznej
z punktu 4.1.
a
0
0
0
0
1
1
1
1
Schemat połączeń.
Temat: Minimalizacja funkcji logicznych.
b
0
0
1
1
0
0
1
1
Tablica prawdy.
c
0
1
0
1
0
1
0
1
y
Elektronika cyfrowa i optoelektronika - laboratorium
4.3.
Wyjaśnij znaczenie symbolu UCY7400N.
……………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………
• Na podstawie noty katalogowej podaj wartości parametrów statycznych i
dynamicznych dla układu UCY7400N.
Parametry układu UCY7400N
Parametry:
UccUIHUILUOHUOLIIHIILIOHIOLICCHICCLIOStptpHLtpLH•
4.4.
Wartość:
Narysuj schemat połączeń do zadania 4.2 mając tylko do dyspozycji tylko
bramki NAND.
Przy pomocy programu EWB zasymuluj otrzymany układ (wklej schemat oraz
otrzymane przebiegi).
Temat: Minimalizacja funkcji logicznych.
Elektronika cyfrowa i optoelektronika - laboratorium
5.1. Zaprojektować układ kombinacyjny realizujący funkcję boolowska czterech
zmiennych daną w postaci dziesiętnej:
•
y=…………………………………………………………………………………………………
00
01
11
10
00
01
11
10
Schemat układu
ymin=………………………………………………………
•
•
Schemat układu z wykorzystaniem bramek NAND
•
y=…………………………………………………………………………………………………
00
01
11
10
00
01
11
10
Schemat układu
ymin=……………………………………………………………
Schemat układu z wykorzystaniem bramek NOR
Temat: Minimalizacja funkcji logicznych.
Elektronika cyfrowa i optoelektronika - laboratorium
5.2.
Przy pomocy programu
otrzymane przebiegi).
EWB
zasymuluj
Schemat z programu EWB
wybrany
układ
(wklej
schemat
oraz
Otrzymane przebiegi
5. Wnioski i spostrzeżenia:
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
……………………………………………………………………………………………………………………………………………………………………………………………………………………
Temat: Minimalizacja funkcji logicznych.